LCMXO2-4000HC-4TG144C Feltprogrammerbar gate-array 4320 LUT-er 115 IO 3,3 V 4 hastigheter
♠ Produktbeskrivelse
Produktattributt | Attributtverdi |
Produsent: | Gitter |
Produktkategori: | FPGA - Feltprogrammerbar gate-array |
RoHS-kode: | Detaljer |
Serie: | LCMXO2 |
Antall logiske elementer: | 4320 LE |
Antall I/O-er: | 114 I/O |
Forsyningsspenning - Min: | 2,375 V |
Forsyningsspenning - Maks: | 3,6 V |
Minimum driftstemperatur: | 0 grader Celsius |
Maksimal driftstemperatur: | + 85 °C |
Datahastighet: | - |
Antall sendere/mottakere: | - |
Monteringsstil: | SMD/SMT |
Pakke / Etui: | TQFP-144 |
Emballasje: | Brett |
Merke: | Gitter |
Distribuert RAM: | 34 kbit |
Innebygd blokk-RAM - EBR: | 92 kbit |
Maksimal driftsfrekvens: | 269 MHz |
Fuktighetsfølsom: | Ja |
Antall logiske arrayblokker – LAB-er: | 540 LAB |
Driftsstrøm: | 8,45 mA |
Driftsspenning: | 2,5 V/3,3 V |
Produkttype: | FPGA - Feltprogrammerbar gate-array |
Fabrikkpakkemengde: | 60 |
Underkategori: | Programmerbare logiske IC-er |
Totalt minne: | 222 kbit |
Handelsnavn: | MachXO2 |
Enhetsvekt: | 0,046530 unser |
1. Fleksibel logikkarkitektur
Seks enheter med 256 til 6864 LUT4-er og 18 til 334I/O
2. Ultralavstrømsenheter
Avansert 65 nm lavstrømsprosess
Så lavt som 22 μW standby-effekt
Programmerbar lav svingdifferensial I/O
Standby-modus og andre strømsparingsalternativer
3. Innebygd og distribuert minne
Opptil 240 kbit sysMEM™ innebygd blokk-RAM
Opptil 54 kbit distribuert RAM
Dedikert FIFO-kontrolllogikk
4. Brukerens flashminne på brikken
Opptil 256 kbit brukerflashminne
100 000 skrivesykluser
Tilgjengelig via WISHBONE, SPI, I2C og JTAGgrensesnitt
Kan brukes som softprosessor-PROM eller som Flashhukommelse
5. Forhåndsutviklet kildesynkronI/O
DDR-registre i I/O-celler
Dedikert girlogikk
7:1-giring for skjerm-I/O
Generisk DDR, DDRX2, DDRX4
Dedikert DDR/DDR2/LPDDR-minne med DQSstøtte
6. Høy ytelse, fleksibel I/O-buffer
Programmerbar sysI/O™-buffer støtter bredtutvalg av grensesnitt:
LVCMOS 3,3/2,5/1,8/1,5/1,2
LVTTL
PCI
LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
SSTL 25/18
HSTL 18
MIPI D-PHY emulert
Schmitt-triggerinnganger, opptil 0,5 V hysterese
I/O-støtte for hot socketing
Differensiell terminering på brikken
Programmerbar pull-up eller pull-down-modus
7. Fleksibel klokkestyring på brikken
Åtte primære klokker
Opptil to kantklokker for høyhastighets I/Ogrensesnitt (kun topp- og bunnsiden)
Opptil to analoge PLL-er per enhet med fraksjonell-nfrekvenssyntese
Bredt inngangsfrekvensområde (7 MHz til 400MHz)
8. Ikke-flyktig, uendelig rekonfigurerbar
Øyeblikkelig påslag – slås på i løpet av mikrosekunder
Sikker løsning med én chip
Programmerbar via JTAG, SPI eller I2C
Støtter bakgrunnsprogrammering av ikke-flyktigehukommelse
Valgfri dobbel oppstart med eksternt SPI-minne
9. TransFR™-rekonfigurasjon
Oppdatering av logikk i felten mens systemet er i drift
10. Forbedret støtte på systemnivå
Herdede funksjoner på brikken: SPI, I2C,timer/teller
Oscillator på brikken med 5,5 % nøyaktighet
Unik sporings-ID for systemsporing
Engangsprogrammerbar (OTP) modus
Enkel strømforsyning med utvidet driftstidspekter
IEEE Standard 1149.1 grenseskanning
IEEE 1532-kompatibel programmering i systemet
11. Bredt utvalg av pakkealternativer
TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA,fpBGA- og QFN-pakkealternativer
Pakkealternativer med lite fotavtrykk
Så liten som 2,5 mm x 2,5 mm
Tetthetsmigrasjon støttes
Avansert halogenfri emballasje